EMC技术社区 首页 专题 EMC工程师 查看内容

CISPR25 传导骚扰不合格数据分析

2025-5-29 11:00| 发布者: 曾工| 查看: 38| 评论: 0|原作者: 曾工|来自: 电磁兼容网

摘要: 对于下图,鼓包上面有很多尖尖,可以把这个波形分为二个。鼓包和尖尖,传导一般解决上会有什么思路吗? 📊 波形特征拆解 底部“鼓包”区域(标的“1”部分)表现:连续平滑、有宽度的抬升波段原因:多为开关电源的 ...
对于下图,鼓包上面有很多尖尖,可以把这个波形分为二个。鼓包和尖尖,传导一般解决上会有什么思路吗?

📊 波形特征拆解
底部“鼓包”区域(标的“1”部分)
  • 表现:连续平滑、有宽度的抬升波段
  • 原因:多为开关电源的低频干扰,例如DC/DC转换器的开关频率及其谐波(几十kHz到几百kHz),也可能是某个频段的EMI滤波效果不好。
上面很多“尖尖”(标的“2”部分)
  • 表现:等间距、尖锐的脉冲干扰
  • 原因:通常来自PWM控制、开关动作、时钟系统或高频器件的谐波,比如MCU、CAN通信、电机驱动IC等发出的周期性干扰。
🛠️ 传导骚扰解决思路(按波形类型区分)

🔧 一、针对“鼓包型”宽带干扰:
措施说明
加强 DC-DC输入滤波增加 π 型滤波(L-C-L)、共模电感、陶瓷电容组合
优化Y电容接地设计抑制共模噪声路径
提高接地系统连续性保证干净低阻抗接地回路
合理布局高频大电流器件远离输入输出走线,避免耦合
使用屏蔽罩或导电泡棉抑制模块对外发射干扰

🔧 二、针对“尖尖型”窄带谐波干扰:
措施说明
在干扰源处加 去耦电容高频去耦,如0.1μF、100nF靠近IC引脚布局
布局中增加地平面完整性断地或环路容易引入尖波干扰
高频器件加小值磁珠或阻尼电阻如MCU/CAN/晶振电源脚加Ferrite Bead或10Ω
时钟源屏蔽、走线短直靠地减少串扰和辐射路径
可试验加 差模/共模电感观察是否只对尖波起效,判断干扰路径类型

✅ 实际排查建议流程:
  • 使用频谱分析仪 + 探棒定位干扰源(如近场探头)
    找出鼓包和尖尖分别从哪里出来的。
  • 逐步插拔滤波器、加贴片电容或磁珠
    看对鼓包和尖波谁有改善,确定干扰路径(共模/差模)。
  • 查看波峰频率间距(尖尖等间距干扰)
    如果是周期性时钟干扰,可反推干扰源工作频率。
⚠️ 特别提醒:
  • 如果是用 LISN 测的,要注意 LISN是否校准、地线连接是否良好;
  • 图中频率范围已经超过 100MHz,说明高频干扰也严重,可考虑屏蔽和布线调整。
🧰 1. 鼓包型(宽带)干扰滤波方案
来源:DC/DC、功率器件的低频谐波、共模干扰
✅ 推荐滤波结构(π型滤波器):

🔧 参数建议:
元件类型推荐参数范围说明
L1共模电感(大电流)1–10 mH,额定电流大于负载电流20%抑制共模干扰
L2差模电感 / 滤波电感10–100 μH选低直流电阻 DCR,减少压降
C1陶瓷电容(X7R)0.1–4.7 μF,耐压高于输入电压视频段可叠加不同容量做宽频段滤波
若空间允许,使用π型结构(C-L-C)效果明显增强。

🧰 2. 尖尖型(窄带)高频干扰滤波方案
来源:MCU、通信IC、PWM、晶振等的高频谐波
✅ 推荐分布式去耦结构(针对每个干扰点):🔹 典型滤波措施(以MCU为例):
部位元件类型推荐参数说明
电源脚去耦电容100nF + 1μF 陶瓷电容并联近距离放置,紧贴IC VCC-GND
电源走线磁珠Murata BLM18PG221SN1(220Ω @ 100MHz)等抑制高频干扰传播
时钟源RC阻尼 or Ferrite Bead10–100Ω + 小C频率>10MHz时建议屏蔽或包地
输出线缆共模电感100μH – 1mH如CAN、LIN、LVDS线上加共模扼流圈

🧱 3. 滤波器选型通用参考表
干扰频率电容选型电感选型(差模)电感选型(共模)
< 1 MHz1–4.7 μF100–470 μH1–10 mH
1–10 MHz100 nF – 1 μF10–100 μH1–3 mH
>10 MHz10–100 nFFerrite Bead1 mH + 小磁珠

🧪 调试建议:
  • 逐步增加电容值,看“鼓包”是否降低 → 说明是差模干扰;
  • 加共模电感或铁氧体夹在电源线上,看共模干扰是否下降;
  • 尖波频率点加磁珠试验,如果尖波下降 → 来自时钟或数字电路;
  • 示波器或者频谱分析仪探针近场抓尖波点位置,锁定具体IC或电源引起的干扰。

路过

雷人

握手

鲜花

鸡蛋

相关阅读

最新评论

相关分类

图文推荐
热门排行