EMC技术社区 首页 专题 EMC工程师 查看内容

串扰的对策

2024-3-7 00:16| 发布者: 曾工| 查看: 145| 评论: 0|原作者: 曾工|来自: 电磁兼容网

摘要: 串扰是两条信号线之间的耦合、信号线之间的互感和互容引起线上的噪声。容性耦合会引发耦合电流,而感性耦合则会引发耦合电压。串扰是由电磁耦合引起的,包括容性耦合和感性耦合两种类型。容性耦合是由于干扰源上的电 ...
串扰是两条信号线之间的耦合、信号线之间的互感和互容引起线上的噪声。容性耦合会引发耦合电流,而感性耦合则会引发耦合电压。串扰是由电磁耦合引起的,包括容性耦合和感性耦合两种类型。容性耦合是由于干扰源上的电压变化在被干扰对象上引起感应电流,而感性耦合则是由于干扰源上的电流变化产生的磁场在被干扰对象上引起感应电压。

串扰可能发生在信号完整性中,特别是在板上走线密度很高时,其影响尤为严重。当受害线上有信号传输时,串扰引起的噪声会叠加在受害线上的信号上,导致信号产生畸变。此外,串扰还可能表现为感应噪声,对产品的性能产生不良影响,如音频设备中的左右通道间存在串扰时,会导致立体声效果减弱,甚至影响听感。

为了减少串扰的影响,可以采取一系列对策,包括优化布局与电路设计、使用屏蔽措施、滤波处理、正确的接地与屏蔽层连接、选用合适的元器件以及软件优化等。这些对策旨在降低信号线之间的耦合,减少噪声的产生和传播,从而提高系统的电磁兼容性。

串扰噪声是由并行延伸的两条相邻传输线路(分别称为干扰线路和受干扰线路)之间的电容或电感耦合引起的。关于串扰,应注意快速上升或下降的信号。当此类信号通过传输线路时,串扰噪声将在相邻的线路(受干扰线路)中产生并且在与干扰信号相同的方向和与干扰信号相反的方向上同时传播。由于串扰传播的速度与干扰信号的速度相等,因此在与干扰信号相同方向上传播的串扰噪声(称为远端串扰)将显示为脉冲状噪声。另一方面,当干扰信号沿线路传播时,沿相反方向传播的串扰噪声(称为近端串扰)保持恒定水平。串扰噪声也沿着干扰线路传播,然后返回到受干扰线路。


串扰对策主要涉及到电路布局、屏蔽、滤波、接地以及选用合适的元器件等多个方面。以下是一些具体的串扰对策:
1、优化布局与电路设计:
  • 在PCB布线时,尽量增大走线之间的距离,减小平行走线的长度,必要时采用jog方式走线。
  • 对于系统中的关键传输线,可以考虑改用差分线传输以减少其他传输线对它的串扰。
  • 保持信号线与高速信号线之间的距离足够远,以减少串扰的影响。
  • 在并行走线之间添加接地走线。(或者使用多层电路板,其中低阻抗层(如VCC或GND层)位于信号层之间。)
  • 减少并行运行的走线长度。
  • 如果是多层电路板,在相互正交的交替层上走线。
  • 增加走线之间的间距。

2、屏蔽措施:
  • 使用金属屏蔽盒或金属屏蔽层将关键电路或敏感元件包围起来,以减少电磁场辐射和耦合。
  • 在关键信号线上使用屏蔽电缆或同轴电缆,以提高抗干扰能力。

3、滤波处理:
  • 在信号线路上添加滤波器,滤除特定频率的干扰信号。
  • 在线路中加入抑制串扰的电路,通过调整接收线的输入电容和阻抗等参数来消除串扰。

4、接地与屏蔽层连接:
  • 确保所有屏蔽层正确接地,形成良好的屏蔽体系。
  • 优化接地设计,减小地线阻抗,降低地环路干扰。

5、选用合适的元器件:
  • 在保证信号时序的情况下,尽可能选择转换速度低的元器件,电场与磁场的变化速度慢一点,从而降低串扰。
  • 选择具有低辐射和低敏感度的器件,减少干扰的产生和接收。

6、软件优化:
  • 在软件设计中加入干扰抑制算法,如数字滤波、信号均衡等,以减少干扰的影响。

7、测试与验证:
  • 在设计完成后进行电磁兼容性测试,验证系统的抗串扰能力。
  • 根据测试结果进行针对性的优化和调整,直至满足性能要求。

综上所述,串扰对策是一个综合性的过程,需要综合考虑硬件设计、屏蔽措施、滤波处理、接地设计以及软件优化等多个方面。在实际应用中,可能需要根据具体情况进行试验和调整,以找到最适合的解决方案。

鲜花

握手

雷人

路过

鸡蛋

相关阅读

最新评论

相关分类

图文推荐
热门排行